source: CLRX/CLRadeonExtender/trunk/amdasm/AsmRegAlloc.cpp @ 4010

Last change on this file since 4010 was 4010, checked in by matszpk, 7 months ago

CLRadeonExtender: AsmRegAlloc?: Move Liveness to AsmRegAlloc?.h

File size: 60.0 KB
Line 
1/*
2 *  CLRadeonExtender - Unofficial OpenCL Radeon Extensions Library
3 *  Copyright (C) 2014-2018 Mateusz Szpakowski
4 *
5 *  This library is free software; you can redistribute it and/or
6 *  modify it under the terms of the GNU Lesser General Public
7 *  License as published by the Free Software Foundation; either
8 *  version 2.1 of the License, or (at your option) any later version.
9 *
10 *  This library is distributed in the hope that it will be useful,
11 *  but WITHOUT ANY WARRANTY; without even the implied warranty of
12 *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
13 *  Lesser General Public License for more details.
14 *
15 *  You should have received a copy of the GNU Lesser General Public
16 *  License along with this library; if not, write to the Free Software
17 *  Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA  02110-1301  USA
18 */
19
20#include <CLRX/Config.h>
21#include <iostream>
22#include <stack>
23#include <deque>
24#include <vector>
25#include <utility>
26#include <unordered_set>
27#include <map>
28#include <set>
29#include <unordered_map>
30#include <algorithm>
31#include <CLRX/utils/Utilities.h>
32#include <CLRX/utils/Containers.h>
33#include <CLRX/amdasm/Assembler.h>
34#include "AsmInternals.h"
35#include "AsmRegAlloc.h"
36
37using namespace CLRX;
38
39#if ASMREGALLOC_DEBUGDUMP
40std::ostream& operator<<(std::ostream& os, const CLRX::BlockIndex& v)
41{
42    if (v.pass==0)
43        return os << v.index;
44    else
45        return os << v.index << "#" << v.pass;
46}
47#endif
48
49ISAUsageHandler::ISAUsageHandler(const std::vector<cxbyte>& _content) :
50            content(_content), lastOffset(0), readOffset(0), instrStructPos(0),
51            regUsagesPos(0), regUsages2Pos(0), regVarUsagesPos(0),
52            pushedArgs(0), argPos(0), argFlags(0), isNext(false), useRegMode(false)
53{ }
54
55ISAUsageHandler::~ISAUsageHandler()
56{ }
57
58void ISAUsageHandler::rewind()
59{
60    readOffset = instrStructPos = 0;
61    regUsagesPos = regUsages2Pos = regVarUsagesPos = 0;
62    useRegMode = false;
63    pushedArgs = 0;
64    skipBytesInInstrStruct();
65}
66
67void ISAUsageHandler::skipBytesInInstrStruct()
68{
69    // do not add instruction size if usereg (usereg immediately before instr regusages)
70    if ((instrStructPos != 0 || argPos != 0) && !useRegMode)
71        readOffset += defaultInstrSize;
72    argPos = 0;
73    for (;instrStructPos < instrStruct.size() &&
74        instrStruct[instrStructPos] > 0x80; instrStructPos++)
75        readOffset += (instrStruct[instrStructPos] & 0x7f);
76    isNext = (instrStructPos < instrStruct.size());
77}
78
79void ISAUsageHandler::putSpace(size_t offset)
80{
81    if (lastOffset != offset)
82    {
83        flush(); // flush before new instruction
84        // useReg immediately before instruction regusages
85        size_t defaultInstrSize = (!useRegMode ? this->defaultInstrSize : 0);
86        if (lastOffset > offset)
87            throw AsmException("Offset before previous instruction");
88        if (!instrStruct.empty() && offset - lastOffset < defaultInstrSize)
89            throw AsmException("Offset between previous instruction");
90        size_t toSkip = !instrStruct.empty() ? 
91                offset - lastOffset - defaultInstrSize : offset;
92        while (toSkip > 0)
93        {
94            size_t skipped = std::min(toSkip, size_t(0x7f));
95            instrStruct.push_back(skipped | 0x80);
96            toSkip -= skipped;
97        }
98        lastOffset = offset;
99        argFlags = 0;
100        pushedArgs = 0;
101    } 
102}
103
104void ISAUsageHandler::pushUsage(const AsmRegVarUsage& rvu)
105{
106    if (lastOffset == rvu.offset && useRegMode)
107        flush(); // only flush if useRegMode and no change in offset
108    else // otherwise
109        putSpace(rvu.offset);
110    useRegMode = false;
111    if (rvu.regVar != nullptr)
112    {
113        argFlags |= (1U<<pushedArgs);
114        regVarUsages.push_back({ rvu.regVar, rvu.rstart, rvu.rend, rvu.regField,
115            rvu.rwFlags, rvu.align });
116    }
117    else // reg usages
118        regUsages.push_back({ rvu.regField,cxbyte(rvu.rwFlags |
119                    getRwFlags(rvu.regField, rvu.rstart, rvu.rend)) });
120    pushedArgs++;
121}
122
123void ISAUsageHandler::pushUseRegUsage(const AsmRegVarUsage& rvu)
124{
125    if (lastOffset == rvu.offset && !useRegMode)
126        flush(); // only flush if useRegMode and no change in offset
127    else // otherwise
128        putSpace(rvu.offset);
129    useRegMode = true;
130    if (pushedArgs == 0 || pushedArgs == 256)
131    {
132        argFlags = 0;
133        pushedArgs = 0;
134        instrStruct.push_back(0x80); // sign of regvarusage from usereg
135        instrStruct.push_back(0);
136    }
137    if (rvu.regVar != nullptr)
138    {
139        argFlags |= (1U<<(pushedArgs & 7));
140        regVarUsages.push_back({ rvu.regVar, rvu.rstart, rvu.rend, rvu.regField,
141            rvu.rwFlags, rvu.align });
142    }
143    else // reg usages
144        regUsages2.push_back({ rvu.rstart, rvu.rend, rvu.rwFlags });
145    pushedArgs++;
146    if ((pushedArgs & 7) == 0) // just flush per 8 bit
147    {
148        instrStruct.push_back(argFlags);
149        instrStruct[instrStruct.size() - ((pushedArgs+7) >> 3) - 1] = pushedArgs;
150        argFlags = 0;
151    }
152}
153
154void ISAUsageHandler::flush()
155{
156    if (pushedArgs != 0)
157    {
158        if (!useRegMode)
159        {
160            // normal regvarusages
161            instrStruct.push_back(argFlags);
162            if ((argFlags & (1U<<(pushedArgs-1))) != 0)
163                regVarUsages.back().rwFlags |= 0x80;
164            else // reg usages
165                regUsages.back().rwFlags |= 0x80;
166        }
167        else
168        {
169            // use reg regvarusages
170            if ((pushedArgs & 7) != 0) //if only not pushed args remains
171                instrStruct.push_back(argFlags);
172            instrStruct[instrStruct.size() - ((pushedArgs+7) >> 3) - 1] = pushedArgs;
173        }
174    }
175}
176
177AsmRegVarUsage ISAUsageHandler::nextUsage()
178{
179    if (!isNext)
180        throw AsmException("No reg usage in this code");
181    AsmRegVarUsage rvu;
182    // get regvarusage
183    bool lastRegUsage = false;
184    rvu.offset = readOffset;
185    if (!useRegMode && instrStruct[instrStructPos] == 0x80)
186    {
187        // useRegMode (begin fetching useregs)
188        useRegMode = true;
189        argPos = 0;
190        instrStructPos++;
191        // pushedArgs - numer of useregs, 0 - 256 useregs
192        pushedArgs = instrStruct[instrStructPos++];
193        argFlags = instrStruct[instrStructPos];
194    }
195    rvu.useRegMode = useRegMode; // no ArgPos
196   
197    if ((instrStruct[instrStructPos] & (1U << (argPos&7))) != 0)
198    {
199        // regvar usage
200        const AsmRegVarUsageInt& inRVU = regVarUsages[regVarUsagesPos++];
201        rvu.regVar = inRVU.regVar;
202        rvu.rstart = inRVU.rstart;
203        rvu.rend = inRVU.rend;
204        rvu.regField = inRVU.regField;
205        rvu.rwFlags = inRVU.rwFlags & ASMRVU_ACCESS_MASK;
206        rvu.align = inRVU.align;
207        if (!useRegMode)
208            lastRegUsage = ((inRVU.rwFlags&0x80) != 0);
209    }
210    else if (!useRegMode)
211    {
212        // simple reg usage
213        const AsmRegUsageInt& inRU = regUsages[regUsagesPos++];
214        rvu.regVar = nullptr;
215        const std::pair<uint16_t, uint16_t> regPair =
216                    getRegPair(inRU.regField, inRU.rwFlags);
217        rvu.rstart = regPair.first;
218        rvu.rend = regPair.second;
219        rvu.rwFlags = (inRU.rwFlags & ASMRVU_ACCESS_MASK);
220        rvu.regField = inRU.regField;
221        rvu.align = 0;
222        lastRegUsage = ((inRU.rwFlags&0x80) != 0);
223    }
224    else
225    {
226        // use reg (simple reg usage, second structure)
227        const AsmRegUsage2Int& inRU = regUsages2[regUsages2Pos++];
228        rvu.regVar = nullptr;
229        rvu.rstart = inRU.rstart;
230        rvu.rend = inRU.rend;
231        rvu.rwFlags = inRU.rwFlags;
232        rvu.regField = ASMFIELD_NONE;
233        rvu.align = 0;
234    }
235    argPos++;
236    if (useRegMode)
237    {
238        // if inside useregs
239        if (argPos == (pushedArgs&0xff))
240        {
241            instrStructPos++; // end
242            skipBytesInInstrStruct();
243            useRegMode = false;
244        }
245        else if ((argPos & 7) == 0) // fetch new flag
246        {
247            instrStructPos++;
248            argFlags = instrStruct[instrStructPos];
249        }
250    }
251    // after instr
252    if (lastRegUsage)
253    {
254        instrStructPos++;
255        skipBytesInInstrStruct();
256    }
257    return rvu;
258}
259
260AsmRegAllocator::AsmRegAllocator(Assembler& _assembler) : assembler(_assembler)
261{ }
262
263AsmRegAllocator::AsmRegAllocator(Assembler& _assembler,
264        const std::vector<CodeBlock>& _codeBlocks, const SSAReplacesMap& _ssaReplacesMap)
265        : assembler(_assembler), codeBlocks(_codeBlocks), ssaReplacesMap(_ssaReplacesMap)
266{ }
267
268static inline bool codeBlockStartLess(const AsmRegAllocator::CodeBlock& c1,
269                  const AsmRegAllocator::CodeBlock& c2)
270{ return c1.start < c2.start; }
271
272static inline bool codeBlockEndLess(const AsmRegAllocator::CodeBlock& c1,
273                  const AsmRegAllocator::CodeBlock& c2)
274{ return c1.end < c2.end; }
275
276void AsmRegAllocator::createCodeStructure(const std::vector<AsmCodeFlowEntry>& codeFlow,
277             size_t codeSize, const cxbyte* code)
278{
279    ISAAssembler* isaAsm = assembler.isaAssembler;
280    if (codeSize == 0)
281        return;
282    std::vector<size_t> splits;
283    std::vector<size_t> codeStarts;
284    std::vector<size_t> codeEnds;
285    codeStarts.push_back(0);
286    codeEnds.push_back(codeSize);
287    for (const AsmCodeFlowEntry& entry: codeFlow)
288    {
289        size_t instrAfter = 0;
290        if (entry.type == AsmCodeFlowType::JUMP || entry.type == AsmCodeFlowType::CJUMP ||
291            entry.type == AsmCodeFlowType::CALL || entry.type == AsmCodeFlowType::RETURN)
292            instrAfter = entry.offset + isaAsm->getInstructionSize(
293                        codeSize - entry.offset, code + entry.offset);
294       
295        switch(entry.type)
296        {
297            case AsmCodeFlowType::START:
298                codeStarts.push_back(entry.offset);
299                break;
300            case AsmCodeFlowType::END:
301                codeEnds.push_back(entry.offset);
302                break;
303            case AsmCodeFlowType::JUMP:
304                splits.push_back(entry.target);
305                codeEnds.push_back(instrAfter);
306                break;
307            case AsmCodeFlowType::CJUMP:
308                splits.push_back(entry.target);
309                splits.push_back(instrAfter);
310                break;
311            case AsmCodeFlowType::CALL:
312                splits.push_back(entry.target);
313                splits.push_back(instrAfter);
314                break;
315            case AsmCodeFlowType::RETURN:
316                codeEnds.push_back(instrAfter);
317                break;
318            default:
319                break;
320        }
321    }
322    std::sort(splits.begin(), splits.end());
323    splits.resize(std::unique(splits.begin(), splits.end()) - splits.begin());
324    std::sort(codeEnds.begin(), codeEnds.end());
325    codeEnds.resize(std::unique(codeEnds.begin(), codeEnds.end()) - codeEnds.begin());
326    // remove codeStarts between codeStart and codeEnd
327    size_t i = 0;
328    size_t ii = 0;
329    size_t ei = 0; // codeEnd i
330    while (i < codeStarts.size())
331    {
332        size_t end = (ei < codeEnds.size() ? codeEnds[ei] : SIZE_MAX);
333        if (ei < codeEnds.size())
334            ei++;
335        codeStarts[ii++] = codeStarts[i];
336        // skip codeStart to end
337        for (i++ ;i < codeStarts.size() && codeStarts[i] < end; i++);
338    }
339    codeStarts.resize(ii);
340    // add next codeStarts
341    auto splitIt = splits.begin();
342    for (size_t codeEnd: codeEnds)
343    {
344        auto it = std::lower_bound(splitIt, splits.end(), codeEnd);
345        if (it != splits.end())
346        {
347            codeStarts.push_back(*it);
348            splitIt = it;
349        }
350        else // if end
351            break;
352    }
353   
354    std::sort(codeStarts.begin(), codeStarts.end());
355    codeStarts.resize(std::unique(codeStarts.begin(), codeStarts.end()) -
356                codeStarts.begin());
357    // divide to blocks
358    splitIt = splits.begin();
359    for (size_t codeStart: codeStarts)
360    {
361        size_t codeEnd = *std::upper_bound(codeEnds.begin(), codeEnds.end(), codeStart);
362        splitIt = std::lower_bound(splitIt, splits.end(), codeStart);
363       
364        if (splitIt != splits.end() && *splitIt==codeStart)
365            ++splitIt; // skip split in codeStart
366       
367        for (size_t start = codeStart; start < codeEnd; )
368        {
369            size_t end = codeEnd;
370            if (splitIt != splits.end())
371            {
372                end = std::min(end, *splitIt);
373                ++splitIt;
374            }
375            codeBlocks.push_back({ start, end, { }, false, false, false });
376            start = end;
377        }
378    }
379    // force empty block at end if some jumps goes to its
380    if (!codeEnds.empty() && !codeStarts.empty() && !splits.empty() &&
381        codeStarts.back()==codeEnds.back() && codeStarts.back() == splits.back())
382        codeBlocks.push_back({ codeStarts.back(), codeStarts.back(), { },
383                             false, false, false });
384   
385    // construct flow-graph
386    for (const AsmCodeFlowEntry& entry: codeFlow)
387        if (entry.type == AsmCodeFlowType::CALL || entry.type == AsmCodeFlowType::JUMP ||
388            entry.type == AsmCodeFlowType::CJUMP || entry.type == AsmCodeFlowType::RETURN)
389        {
390            std::vector<CodeBlock>::iterator it;
391            size_t instrAfter = entry.offset + isaAsm->getInstructionSize(
392                        codeSize - entry.offset, code + entry.offset);
393           
394            if (entry.type != AsmCodeFlowType::RETURN)
395                it = binaryFind(codeBlocks.begin(), codeBlocks.end(),
396                        CodeBlock{ entry.target }, codeBlockStartLess);
397            else // return
398            {
399                it = binaryFind(codeBlocks.begin(), codeBlocks.end(),
400                        CodeBlock{ 0, instrAfter }, codeBlockEndLess);
401                // if block have return
402                if (it != codeBlocks.end())
403                    it->haveEnd = it->haveReturn = true;
404                continue;
405            }
406           
407            if (it == codeBlocks.end())
408                continue; // error!
409            auto it2 = std::lower_bound(codeBlocks.begin(), codeBlocks.end(),
410                    CodeBlock{ instrAfter }, codeBlockStartLess);
411            auto curIt = it2;
412            --curIt;
413           
414            curIt->nexts.push_back({ size_t(it - codeBlocks.begin()),
415                        entry.type == AsmCodeFlowType::CALL });
416            curIt->haveCalls |= entry.type == AsmCodeFlowType::CALL;
417            if (entry.type == AsmCodeFlowType::CJUMP ||
418                 entry.type == AsmCodeFlowType::CALL)
419            {
420                curIt->haveEnd = false; // revert haveEnd if block have cond jump or call
421                if (it2 != codeBlocks.end() && entry.type == AsmCodeFlowType::CJUMP)
422                    // add next next block (only for cond jump)
423                    curIt->nexts.push_back({ size_t(it2 - codeBlocks.begin()), false });
424            }
425            else if (entry.type == AsmCodeFlowType::JUMP)
426                curIt->haveEnd = true; // set end
427        }
428    // force haveEnd for block with cf_end
429    for (const AsmCodeFlowEntry& entry: codeFlow)
430        if (entry.type == AsmCodeFlowType::END)
431        {
432            auto it = binaryFind(codeBlocks.begin(), codeBlocks.end(),
433                    CodeBlock{ 0, entry.offset }, codeBlockEndLess);
434            if (it != codeBlocks.end())
435                it->haveEnd = true;
436        }
437   
438    if (!codeBlocks.empty()) // always set haveEnd to last block
439        codeBlocks.back().haveEnd = true;
440   
441    // reduce nexts
442    for (CodeBlock& block: codeBlocks)
443    {
444        // first non-call nexts, for correct resolving SSA conflicts
445        std::sort(block.nexts.begin(), block.nexts.end(),
446                  [](const NextBlock& n1, const NextBlock& n2)
447                  { return int(n1.isCall)<int(n2.isCall) ||
448                      (n1.isCall == n2.isCall && n1.block < n2.block); });
449        auto it = std::unique(block.nexts.begin(), block.nexts.end(),
450                  [](const NextBlock& n1, const NextBlock& n2)
451                  { return n1.block == n2.block && n1.isCall == n2.isCall; });
452        block.nexts.resize(it - block.nexts.begin());
453    }
454}
455
456
457void AsmRegAllocator::applySSAReplaces()
458{
459    /* prepare SSA id replaces */
460    struct MinSSAGraphNode
461    {
462        size_t minSSAId;
463        bool visited;
464        std::unordered_set<size_t> nexts;
465        MinSSAGraphNode() : minSSAId(SIZE_MAX), visited(false)
466        { }
467    };
468   
469    typedef std::map<size_t, MinSSAGraphNode, std::greater<size_t> > SSAGraphNodesMap;
470   
471    struct MinSSAGraphStackEntry
472    {
473        SSAGraphNodesMap::iterator nodeIt;
474        std::unordered_set<size_t>::const_iterator nextIt;
475        size_t minSSAId;
476       
477        MinSSAGraphStackEntry(
478                SSAGraphNodesMap::iterator _nodeIt,
479                std::unordered_set<size_t>::const_iterator _nextIt,
480                size_t _minSSAId = SIZE_MAX)
481                : nodeIt(_nodeIt), nextIt(_nextIt), minSSAId(_minSSAId)
482        { }
483    };
484   
485    for (auto& entry: ssaReplacesMap)
486    {
487        ARDOut << "SSAReplace: " << entry.first.regVar << "." << entry.first.index << "\n";
488        VectorSet<SSAReplace>& replaces = entry.second;
489        std::sort(replaces.begin(), replaces.end(), std::greater<SSAReplace>());
490        replaces.resize(std::unique(replaces.begin(), replaces.end()) - replaces.begin());
491        VectorSet<SSAReplace> newReplaces;
492       
493        SSAGraphNodesMap ssaGraphNodes;
494       
495        auto it = replaces.begin();
496        while (it != replaces.end())
497        {
498            auto itEnd = std::upper_bound(it, replaces.end(),
499                    std::make_pair(it->first, size_t(0)), std::greater<SSAReplace>());
500            {
501                auto itLast = itEnd;
502                --itLast;
503                MinSSAGraphNode& node = ssaGraphNodes[it->first];
504                node.minSSAId = std::min(node.minSSAId, itLast->second);
505                for (auto it2 = it; it2 != itEnd; ++it2)
506                {
507                    node.nexts.insert(it2->second);
508                    ssaGraphNodes.insert({ it2->second, MinSSAGraphNode() });
509                }
510            }
511            it = itEnd;
512        }
513        /*for (const auto& v: ssaGraphNodes)
514            ARDOut << "  SSANode: " << v.first << ":" << &v.second << " minSSAID: " <<
515                            v.second.minSSAId << std::endl;*/
516        // propagate min value
517        std::stack<MinSSAGraphStackEntry> minSSAStack;
518       
519        // initialize parents and new nexts
520        for (auto ssaGraphNodeIt = ssaGraphNodes.begin();
521                 ssaGraphNodeIt!=ssaGraphNodes.end(); )
522        {
523            ARDOut << "  Start in " << ssaGraphNodeIt->first << "." << "\n";
524            minSSAStack.push({ ssaGraphNodeIt, ssaGraphNodeIt->second.nexts.begin() });
525            // traverse with minimalize SSA id
526            while (!minSSAStack.empty())
527            {
528                MinSSAGraphStackEntry& entry = minSSAStack.top();
529                MinSSAGraphNode& node = entry.nodeIt->second;
530                bool toPop = false;
531                if (entry.nextIt == node.nexts.begin())
532                {
533                    toPop = node.visited;
534                    node.visited = true;
535                }
536                if (!toPop && entry.nextIt != node.nexts.end())
537                {
538                    auto nodeIt = ssaGraphNodes.find(*entry.nextIt);
539                    if (nodeIt != ssaGraphNodes.end())
540                        minSSAStack.push({ nodeIt, nodeIt->second.nexts.begin(),
541                                    size_t(0) });
542                    ++entry.nextIt;
543                }
544                else
545                {
546                    minSSAStack.pop();
547                    if (!minSSAStack.empty())
548                        node.nexts.insert(minSSAStack.top().nodeIt->first);
549                }
550            }
551           
552            // skip visited nodes
553            for(; ssaGraphNodeIt != ssaGraphNodes.end(); ++ssaGraphNodeIt)
554                if (!ssaGraphNodeIt->second.visited)
555                    break;
556        }
557       
558        /*for (const auto& v: ssaGraphNodes)
559        {
560            ARDOut << "  Nexts: " << v.first << ":" << &v.second << " nexts:";
561            for (size_t p: v.second.nexts)
562                ARDOut << " " << p;
563            ARDOut << "\n";
564        }*/
565       
566        for (auto& entry: ssaGraphNodes)
567            entry.second.visited = false;
568       
569        std::vector<MinSSAGraphNode*> toClear; // nodes to clear
570       
571        for (auto ssaGraphNodeIt = ssaGraphNodes.begin();
572                 ssaGraphNodeIt!=ssaGraphNodes.end(); )
573        {
574            ARDOut << "  Start in " << ssaGraphNodeIt->first << "." << "\n";
575            minSSAStack.push({ ssaGraphNodeIt, ssaGraphNodeIt->second.nexts.begin() });
576            // traverse with minimalize SSA id
577            while (!minSSAStack.empty())
578            {
579                MinSSAGraphStackEntry& entry = minSSAStack.top();
580                MinSSAGraphNode& node = entry.nodeIt->second;
581                bool toPop = false;
582                if (entry.nextIt == node.nexts.begin())
583                {
584                    toPop = node.visited;
585                    if (!node.visited)
586                        // this flag visited for this node will be clear after this pass
587                        toClear.push_back(&node);
588                    node.visited = true;
589                }
590               
591                // try to children only all parents are visited and if parent has children
592                if (!toPop && entry.nextIt != node.nexts.end())
593                {
594                    auto nodeIt = ssaGraphNodes.find(*entry.nextIt);
595                    if (nodeIt != ssaGraphNodes.end())
596                    {
597                        ARDOut << "  Node: " <<
598                                entry.nodeIt->first << ":" << &node << " minSSAId: " <<
599                                node.minSSAId << " to " <<
600                                nodeIt->first << ":" << &(nodeIt->second) <<
601                                " minSSAId: " << nodeIt->second.minSSAId << "\n";
602                        minSSAStack.push({ nodeIt, nodeIt->second.nexts.begin(),
603                                std::min(nodeIt->second.minSSAId, node.minSSAId) });
604                    }
605                    ++entry.nextIt;
606                }
607                else
608                {
609                    node.minSSAId = std::min(node.minSSAId, entry.minSSAId);
610                    ARDOut << "    Node: " <<
611                                entry.nodeIt->first << ":" << &node << " minSSAId: " <<
612                                node.minSSAId << "\n";
613                    minSSAStack.pop();
614                    if (!minSSAStack.empty())
615                    {
616                        MinSSAGraphStackEntry& pentry = minSSAStack.top();
617                        pentry.minSSAId = std::min(pentry.minSSAId, node.minSSAId);
618                    }
619                }
620            }
621           
622            // skip visited nodes
623            for(; ssaGraphNodeIt != ssaGraphNodes.end(); ++ssaGraphNodeIt)
624                if (!ssaGraphNodeIt->second.visited)
625                    break;
626            // zeroing visited
627            for (MinSSAGraphNode* node: toClear)
628                node->visited = false;
629            toClear.clear();
630        }
631       
632        // final fill up
633        for (auto ssaGraphNodeIt = ssaGraphNodes.begin();
634                 ssaGraphNodeIt!=ssaGraphNodes.end(); )
635        {
636            // fill up rest of tree
637            ARDOut << "  Start2 in " << ssaGraphNodeIt->first << "." << "\n";
638            minSSAStack.push({ ssaGraphNodeIt, ssaGraphNodeIt->second.nexts.begin() });
639            while (!minSSAStack.empty())
640            {
641                MinSSAGraphStackEntry& entry = minSSAStack.top();
642                MinSSAGraphNode& node = entry.nodeIt->second;
643                bool toPop = false;
644                if (entry.nextIt == node.nexts.begin())
645                {
646                    toPop = node.visited;
647                    if (!node.visited)
648                        // this flag visited for this node will be clear after this pass
649                        toClear.push_back(&node);
650                    node.visited = true;
651                }
652               
653                // try to children only all parents are visited and if parent has children
654                if (!toPop && entry.nextIt != node.nexts.end())
655                {
656                    auto nodeIt = ssaGraphNodes.find(*entry.nextIt);
657                    if (nodeIt != ssaGraphNodes.end())
658                    {
659                        ARDOut << "  Node2: " <<
660                                entry.nodeIt->first << ":" << &node << " minSSAId: " <<
661                                node.minSSAId << " to " <<
662                                nodeIt->first << ":" << &(nodeIt->second) <<
663                                " minSSAId: " << nodeIt->second.minSSAId << "\n";
664                        nodeIt->second.minSSAId =
665                                std::min(nodeIt->second.minSSAId, node.minSSAId);
666                        minSSAStack.push({ nodeIt, nodeIt->second.nexts.begin(),
667                                 nodeIt->second.minSSAId });
668                    }
669                    ++entry.nextIt;
670                }
671                else
672                {
673                    node.minSSAId = std::min(node.minSSAId, entry.minSSAId);
674                    ARDOut << "    Node2: " <<
675                                entry.nodeIt->first << ":" << &node << " minSSAId: " <<
676                                node.minSSAId << "\n";
677                    minSSAStack.pop();
678                    if (!minSSAStack.empty())
679                    {
680                        MinSSAGraphStackEntry& pentry = minSSAStack.top();
681                        pentry.minSSAId = std::min(pentry.minSSAId, node.minSSAId);
682                    }
683                }
684            }
685           
686            // skip visited nodes
687            for(; ssaGraphNodeIt != ssaGraphNodes.end(); ++ssaGraphNodeIt)
688                if (!ssaGraphNodeIt->second.visited)
689                    break;
690           
691            // zeroing visited
692            for (MinSSAGraphNode* node: toClear)
693                node->visited = false;
694            toClear.clear();
695        }
696       
697        for (const auto& entry: ssaGraphNodes)
698            newReplaces.push_back({ entry.first, entry.second.minSSAId });
699       
700        std::sort(newReplaces.begin(), newReplaces.end());
701        entry.second = newReplaces;
702    }
703   
704    /* apply SSA id replaces */
705    for (CodeBlock& cblock: codeBlocks)
706        for (auto& ssaEntry: cblock.ssaInfoMap)
707        {
708            auto it = ssaReplacesMap.find(ssaEntry.first);
709            if (it == ssaReplacesMap.end())
710                continue;
711            SSAInfo& sinfo = ssaEntry.second;
712            VectorSet<SSAReplace>& replaces = it->second;
713            if (sinfo.readBeforeWrite)
714            {
715                auto rit = binaryMapFind(replaces.begin(), replaces.end(),
716                                 ssaEntry.second.ssaIdBefore);
717                if (rit != replaces.end())
718                    sinfo.ssaIdBefore = rit->second; // replace
719            }
720            if (sinfo.ssaIdFirst != SIZE_MAX)
721            {
722                auto rit = binaryMapFind(replaces.begin(), replaces.end(),
723                                 ssaEntry.second.ssaIdFirst);
724                if (rit != replaces.end())
725                    sinfo.ssaIdFirst = rit->second; // replace
726            }
727            if (sinfo.ssaIdLast != SIZE_MAX)
728            {
729                auto rit = binaryMapFind(replaces.begin(), replaces.end(),
730                                 ssaEntry.second.ssaIdLast);
731                if (rit != replaces.end())
732                    sinfo.ssaIdLast = rit->second; // replace
733            }
734        }
735}
736
737static cxuint getRegType(size_t regTypesNum, const cxuint* regRanges,
738            const AsmSingleVReg& svreg)
739{
740    cxuint regType; // regtype
741    if (svreg.regVar!=nullptr)
742        regType = svreg.regVar->type;
743    else
744        for (regType = 0; regType < regTypesNum; regType++)
745            if (svreg.index >= regRanges[regType<<1] &&
746                svreg.index < regRanges[(regType<<1)+1])
747                break;
748    return regType;
749}
750
751static Liveness& getLiveness(const AsmSingleVReg& svreg, size_t ssaIdIdx,
752        const AsmRegAllocator::SSAInfo& ssaInfo, std::vector<Liveness>* livenesses,
753        const VarIndexMap* vregIndexMaps, size_t regTypesNum, const cxuint* regRanges)
754{
755    size_t ssaId;
756    if (svreg.regVar==nullptr)
757        ssaId = 0;
758    else if (ssaIdIdx==0)
759        ssaId = ssaInfo.ssaIdBefore;
760    else if (ssaIdIdx==1)
761        ssaId = ssaInfo.ssaIdFirst;
762    else if (ssaIdIdx<ssaInfo.ssaIdChange)
763        ssaId = ssaInfo.ssaId + ssaIdIdx-1;
764    else // last
765        ssaId = ssaInfo.ssaIdLast;
766   
767    cxuint regType = getRegType(regTypesNum, regRanges, svreg); // regtype
768    const VarIndexMap& vregIndexMap = vregIndexMaps[regType];
769    const std::vector<size_t>& ssaIdIndices =
770                vregIndexMap.find(svreg)->second;
771    return livenesses[regType][ssaIdIndices[ssaId]];
772}
773
774typedef std::deque<FlowStackEntry3>::const_iterator FlowStackCIter;
775
776struct CLRX_INTERNAL VRegLastPos
777{
778    size_t ssaId; // last SSA id
779    std::vector<FlowStackCIter> blockChain; // subsequent blocks that changes SSAId
780};
781
782/* TODO: add handling calls
783 * handle many start points in this code (for example many kernel's in same code)
784 * replace sets by vector, and sort and remove same values on demand
785 */
786
787typedef std::unordered_map<AsmSingleVReg, VRegLastPos> LastVRegMap;
788
789static void putCrossBlockLivenesses(const std::deque<FlowStackEntry3>& flowStack,
790        const std::vector<CodeBlock>& codeBlocks,
791        const Array<size_t>& codeBlockLiveTimes, const LastVRegMap& lastVRegMap,
792        std::vector<Liveness>* livenesses, const VarIndexMap* vregIndexMaps,
793        size_t regTypesNum, const cxuint* regRanges)
794{
795    const CodeBlock& cblock = codeBlocks[flowStack.back().blockIndex];
796    for (const auto& entry: cblock.ssaInfoMap)
797        if (entry.second.readBeforeWrite)
798        {
799            // find last
800            auto lvrit = lastVRegMap.find(entry.first);
801            if (lvrit == lastVRegMap.end())
802                continue; // not found
803            const VRegLastPos& lastPos = lvrit->second;
804            FlowStackCIter flit = lastPos.blockChain.back();
805            cxuint regType = getRegType(regTypesNum, regRanges, entry.first);
806            const VarIndexMap& vregIndexMap = vregIndexMaps[regType];
807            const std::vector<size_t>& ssaIdIndices =
808                        vregIndexMap.find(entry.first)->second;
809            Liveness& lv = livenesses[regType][ssaIdIndices[entry.second.ssaIdBefore]];
810            FlowStackCIter flitEnd = flowStack.end();
811            --flitEnd; // before last element
812            // insert live time to last seen position
813            const CodeBlock& lastBlk = codeBlocks[flit->blockIndex];
814            size_t toLiveCvt = codeBlockLiveTimes[flit->blockIndex] - lastBlk.start;
815            lv.insert(lastBlk.ssaInfoMap.find(entry.first)->second.lastPos + toLiveCvt,
816                    toLiveCvt + lastBlk.end);
817            for (++flit; flit != flitEnd; ++flit)
818            {
819                const CodeBlock& cblock = codeBlocks[flit->blockIndex];
820                size_t blockLiveTime = codeBlockLiveTimes[flit->blockIndex];
821                lv.insert(blockLiveTime, cblock.end-cblock.start + blockLiveTime);
822            }
823        }
824}
825
826static void putCrossBlockForLoop(const std::deque<FlowStackEntry3>& flowStack,
827        const std::vector<CodeBlock>& codeBlocks,
828        const Array<size_t>& codeBlockLiveTimes,
829        std::vector<Liveness>* livenesses, const VarIndexMap* vregIndexMaps,
830        size_t regTypesNum, const cxuint* regRanges)
831{
832    auto flitStart = flowStack.end();
833    --flitStart;
834    size_t curBlock = flitStart->blockIndex;
835    // find step in way
836    while (flitStart->blockIndex != curBlock) --flitStart;
837    auto flitEnd = flowStack.end();
838    --flitEnd;
839    std::unordered_map<AsmSingleVReg, std::pair<size_t, size_t> > varMap;
840   
841    // collect var to check
842    size_t flowPos = 0;
843    for (auto flit = flitStart; flit != flitEnd; ++flit, flowPos++)
844    {
845        const CodeBlock& cblock = codeBlocks[flit->blockIndex];
846        for (const auto& entry: cblock.ssaInfoMap)
847        {
848            const SSAInfo& sinfo = entry.second;
849            size_t lastSSAId = (sinfo.ssaIdChange != 0) ? sinfo.ssaIdLast :
850                    (sinfo.readBeforeWrite) ? sinfo.ssaIdBefore : 0;
851            varMap[entry.first] = { lastSSAId, flowPos };
852        }
853    }
854    // find connections
855    flowPos = 0;
856    for (auto flit = flitStart; flit != flitEnd; ++flit, flowPos++)
857    {
858        const CodeBlock& cblock = codeBlocks[flit->blockIndex];
859        for (const auto& entry: cblock.ssaInfoMap)
860        {
861            const SSAInfo& sinfo = entry.second;
862            auto varMapIt = varMap.find(entry.first);
863            if (!sinfo.readBeforeWrite || varMapIt == varMap.end() ||
864                flowPos > varMapIt->second.second ||
865                sinfo.ssaIdBefore != varMapIt->second.first)
866                continue;
867            // just connect
868           
869            cxuint regType = getRegType(regTypesNum, regRanges, entry.first);
870            const VarIndexMap& vregIndexMap = vregIndexMaps[regType];
871            const std::vector<size_t>& ssaIdIndices =
872                        vregIndexMap.find(entry.first)->second;
873            Liveness& lv = livenesses[regType][ssaIdIndices[entry.second.ssaIdBefore]];
874           
875            if (flowPos == varMapIt->second.second)
876            {
877                // fill whole loop
878                for (auto flit2 = flitStart; flit != flitEnd; ++flit)
879                {
880                    const CodeBlock& cblock = codeBlocks[flit2->blockIndex];
881                    size_t blockLiveTime = codeBlockLiveTimes[flit2->blockIndex];
882                    lv.insert(blockLiveTime, cblock.end-cblock.start + blockLiveTime);
883                }
884                continue;
885            }
886           
887            size_t flowPos2 = 0;
888            for (auto flit2 = flitStart; flowPos2 < flowPos; ++flit2, flowPos++)
889            {
890                const CodeBlock& cblock = codeBlocks[flit2->blockIndex];
891                size_t blockLiveTime = codeBlockLiveTimes[flit2->blockIndex];
892                lv.insert(blockLiveTime, cblock.end-cblock.start + blockLiveTime);
893            }
894            // insert liveness for last block in loop of last SSAId (prev round)
895            auto flit2 = flitStart + flowPos;
896            const CodeBlock& firstBlk = codeBlocks[flit2->blockIndex];
897            size_t toLiveCvt = codeBlockLiveTimes[flit2->blockIndex] - firstBlk.start;
898            lv.insert(codeBlockLiveTimes[flit2->blockIndex],
899                    firstBlk.ssaInfoMap.find(entry.first)->second.firstPos + toLiveCvt);
900            // insert liveness for first block in loop of last SSAId
901            flit2 = flitStart + (varMapIt->second.second+1);
902            const CodeBlock& lastBlk = codeBlocks[flit2->blockIndex];
903            toLiveCvt = codeBlockLiveTimes[flit2->blockIndex] - lastBlk.start;
904            lv.insert(lastBlk.ssaInfoMap.find(entry.first)->second.lastPos + toLiveCvt,
905                    toLiveCvt + lastBlk.end);
906            // fill up loop end
907            for (++flit2; flit2 != flitEnd; ++flit2)
908            {
909                const CodeBlock& cblock = codeBlocks[flit2->blockIndex];
910                size_t blockLiveTime = codeBlockLiveTimes[flit2->blockIndex];
911                lv.insert(blockLiveTime, cblock.end-cblock.start + blockLiveTime);
912            }
913        }
914    }
915}
916
917struct LiveBlock
918{
919    size_t start;
920    size_t end;
921    size_t vidx;
922   
923    bool operator==(const LiveBlock& b) const
924    { return start==b.start && end==b.end && vidx==b.vidx; }
925   
926    bool operator<(const LiveBlock& b) const
927    { return start<b.start || (start==b.start &&
928            (end<b.end || (end==b.end && vidx<b.vidx))); }
929};
930
931typedef AsmRegAllocator::LinearDep LinearDep;
932typedef AsmRegAllocator::EqualToDep EqualToDep;
933typedef std::unordered_map<size_t, LinearDep> LinearDepMap;
934typedef std::unordered_map<size_t, EqualToDep> EqualToDepMap;
935
936static void addUsageDeps(const cxbyte* ldeps, const cxbyte* edeps, cxuint rvusNum,
937            const AsmRegVarUsage* rvus, LinearDepMap* ldepsOut,
938            EqualToDepMap* edepsOut, const VarIndexMap* vregIndexMaps,
939            std::unordered_map<AsmSingleVReg, size_t> ssaIdIdxMap,
940            size_t regTypesNum, const cxuint* regRanges)
941{
942    // add linear deps
943    cxuint count = ldeps[0];
944    cxuint pos = 1;
945    cxbyte rvuAdded = 0;
946    for (cxuint i = 0; i < count; i++)
947    {
948        cxuint ccount = ldeps[pos++];
949        std::vector<size_t> vidxes;
950        cxuint regType = UINT_MAX;
951        cxbyte align = rvus[ldeps[pos]].align;
952        for (cxuint j = 0; j < ccount; j++)
953        {
954            rvuAdded |= 1U<<ldeps[pos];
955            const AsmRegVarUsage& rvu = rvus[ldeps[pos++]];
956            for (uint16_t k = rvu.rstart; k < rvu.rend; k++)
957            {
958                AsmSingleVReg svreg = {rvu.regVar, k};
959                auto sit = ssaIdIdxMap.find(svreg);
960                if (regType==UINT_MAX)
961                    regType = getRegType(regTypesNum, regRanges, svreg);
962                const VarIndexMap& vregIndexMap = vregIndexMaps[regType];
963                const std::vector<size_t>& ssaIdIndices =
964                            vregIndexMap.find(svreg)->second;
965                // push variable index
966                vidxes.push_back(ssaIdIndices[sit->second]);
967            }
968        }
969        ldepsOut[regType][vidxes[0]].align = align;
970        for (size_t k = 1; k < vidxes.size(); k++)
971        {
972            ldepsOut[regType][vidxes[k-1]].nextVidxes.push_back(vidxes[k]);
973            ldepsOut[regType][vidxes[k]].prevVidxes.push_back(vidxes[k-1]);
974        }
975    }
976    // add single arg linear dependencies
977    for (cxuint i = 0; i < rvusNum; i++)
978        if ((rvuAdded & (1U<<i)) == 0 && rvus[i].rstart+1<rvus[i].rend)
979        {
980            const AsmRegVarUsage& rvu = rvus[i];
981            std::vector<size_t> vidxes;
982            cxuint regType = UINT_MAX;
983            for (uint16_t k = rvu.rstart; k < rvu.rend; k++)
984            {
985                AsmSingleVReg svreg = {rvu.regVar, k};
986                auto sit = ssaIdIdxMap.find(svreg);
987                if (regType==UINT_MAX)
988                    regType = getRegType(regTypesNum, regRanges, svreg);
989                const VarIndexMap& vregIndexMap = vregIndexMaps[regType];
990                const std::vector<size_t>& ssaIdIndices =
991                            vregIndexMap.find(svreg)->second;
992                // push variable index
993                vidxes.push_back(ssaIdIndices[sit->second]);
994            }
995            for (size_t j = 1; j < vidxes.size(); j++)
996            {
997                ldepsOut[regType][vidxes[j-1]].nextVidxes.push_back(vidxes[j]);
998                ldepsOut[regType][vidxes[j]].prevVidxes.push_back(vidxes[j-1]);
999            }
1000        }
1001       
1002    /* equalTo dependencies */
1003    count = edeps[0];
1004    pos = 1;
1005    for (cxuint i = 0; i < count; i++)
1006    {
1007        cxuint ccount = edeps[pos++];
1008        std::vector<size_t> vidxes;
1009        cxuint regType = UINT_MAX;
1010        for (cxuint j = 0; j < ccount; j++)
1011        {
1012            const AsmRegVarUsage& rvu = rvus[edeps[pos++]];
1013            // only one register should be set for equalTo depencencies
1014            // other registers in range will be resolved by linear dependencies
1015            AsmSingleVReg svreg = {rvu.regVar, rvu.rstart};
1016            auto sit = ssaIdIdxMap.find(svreg);
1017            if (regType==UINT_MAX)
1018                regType = getRegType(regTypesNum, regRanges, svreg);
1019            const VarIndexMap& vregIndexMap = vregIndexMaps[regType];
1020            const std::vector<size_t>& ssaIdIndices =
1021                        vregIndexMap.find(svreg)->second;
1022            // push variable index
1023            vidxes.push_back(ssaIdIndices[sit->second]);
1024        }
1025        for (size_t j = 1; j < vidxes.size(); j++)
1026        {
1027            edepsOut[regType][vidxes[j-1]].nextVidxes.push_back(vidxes[j]);
1028            edepsOut[regType][vidxes[j]].prevVidxes.push_back(vidxes[j-1]);
1029        }
1030    }
1031}
1032
1033typedef std::unordered_map<size_t, EqualToDep>::const_iterator EqualToDepMapCIter;
1034
1035struct EqualStackEntry
1036{
1037    EqualToDepMapCIter etoDepIt;
1038    size_t nextIdx; // over nextVidxes size, then prevVidxes[nextIdx-nextVidxes.size()]
1039};
1040
1041void AsmRegAllocator::createInterferenceGraph(ISAUsageHandler& usageHandler)
1042{
1043    // construct var index maps
1044    size_t graphVregsCounts[MAX_REGTYPES_NUM];
1045    std::fill(graphVregsCounts, graphVregsCounts+regTypesNum, 0);
1046    cxuint regRanges[MAX_REGTYPES_NUM*2];
1047    size_t regTypesNum;
1048    assembler.isaAssembler->getRegisterRanges(regTypesNum, regRanges);
1049   
1050    for (const CodeBlock& cblock: codeBlocks)
1051        for (const auto& entry: cblock.ssaInfoMap)
1052        {
1053            const SSAInfo& sinfo = entry.second;
1054            cxuint regType = getRegType(regTypesNum, regRanges, entry.first);
1055            VarIndexMap& vregIndices = vregIndexMaps[regType];
1056            size_t& graphVregsCount = graphVregsCounts[regType];
1057            std::vector<size_t>& ssaIdIndices = vregIndices[entry.first];
1058            size_t ssaIdCount = 0;
1059            if (sinfo.readBeforeWrite)
1060                ssaIdCount = sinfo.ssaIdBefore+1;
1061            if (sinfo.ssaIdChange!=0)
1062            {
1063                ssaIdCount = std::max(ssaIdCount, sinfo.ssaIdLast+1);
1064                ssaIdCount = std::max(ssaIdCount, sinfo.ssaIdFirst+1);
1065            }
1066            if (ssaIdIndices.size() < ssaIdCount)
1067                ssaIdIndices.resize(ssaIdCount, SIZE_MAX);
1068           
1069            if (sinfo.readBeforeWrite)
1070                ssaIdIndices[sinfo.ssaIdBefore] = graphVregsCount++;
1071            if (sinfo.ssaIdChange!=0)
1072            {
1073                // fill up ssaIdIndices (with graph Ids)
1074                ssaIdIndices[sinfo.ssaIdFirst] = graphVregsCount++;
1075                for (size_t ssaId = sinfo.ssaId+1;
1076                        ssaId < sinfo.ssaId+sinfo.ssaIdChange-1; ssaId++)
1077                    ssaIdIndices[ssaId] = graphVregsCount++;
1078                ssaIdIndices[sinfo.ssaIdLast] = graphVregsCount++;
1079            }
1080        }
1081   
1082    // construct vreg liveness
1083    std::deque<FlowStackEntry3> flowStack;
1084    std::vector<bool> visited(codeBlocks.size(), false);
1085    // hold last vreg ssaId and position
1086    LastVRegMap lastVRegMap;
1087    // hold start live time position for every code block
1088    Array<size_t> codeBlockLiveTimes(codeBlocks.size());
1089    std::unordered_set<size_t> blockInWay;
1090   
1091    std::vector<Liveness> livenesses[MAX_REGTYPES_NUM];
1092   
1093    for (size_t i = 0; i < regTypesNum; i++)
1094        livenesses[i].resize(graphVregsCounts[i]);
1095   
1096    size_t curLiveTime = 0;
1097   
1098    while (!flowStack.empty())
1099    {
1100        FlowStackEntry3& entry = flowStack.back();
1101        CodeBlock& cblock = codeBlocks[entry.blockIndex];
1102       
1103        if (entry.nextIndex == 0)
1104        {
1105            // process current block
1106            if (!blockInWay.insert(entry.blockIndex).second)
1107            {
1108                // if loop
1109                putCrossBlockForLoop(flowStack, codeBlocks, codeBlockLiveTimes, 
1110                        livenesses, vregIndexMaps, regTypesNum, regRanges);
1111                flowStack.pop_back();
1112                continue;
1113            }
1114           
1115            codeBlockLiveTimes[entry.blockIndex] = curLiveTime;
1116            putCrossBlockLivenesses(flowStack, codeBlocks, codeBlockLiveTimes, 
1117                    lastVRegMap, livenesses, vregIndexMaps, regTypesNum, regRanges);
1118           
1119            for (const auto& sentry: cblock.ssaInfoMap)
1120            {
1121                const SSAInfo& sinfo = sentry.second;
1122                // update
1123                size_t lastSSAId =  (sinfo.ssaIdChange != 0) ? sinfo.ssaIdLast :
1124                        (sinfo.readBeforeWrite) ? sinfo.ssaIdBefore : 0;
1125                FlowStackCIter flit = flowStack.end();
1126                --flit; // to last position
1127                auto res = lastVRegMap.insert({ sentry.first, 
1128                            { lastSSAId, { flit } } });
1129                if (!res.second) // if not first seen, just update
1130                {
1131                    // update last
1132                    res.first->second.ssaId = lastSSAId;
1133                    res.first->second.blockChain.push_back(flit);
1134                }
1135            }
1136           
1137            size_t curBlockLiveEnd = cblock.end - cblock.start + curLiveTime;
1138            if (!visited[entry.blockIndex])
1139            {
1140                visited[entry.blockIndex] = true;
1141                std::unordered_map<AsmSingleVReg, size_t> ssaIdIdxMap;
1142                AsmRegVarUsage instrRVUs[8];
1143                cxuint instrRVUsCount = 0;
1144               
1145                size_t oldOffset = cblock.usagePos.readOffset;
1146                std::vector<AsmSingleVReg> readSVRegs;
1147                std::vector<AsmSingleVReg> writtenSVRegs;
1148               
1149                usageHandler.setReadPos(cblock.usagePos);
1150                // register in liveness
1151                while (true)
1152                {
1153                    AsmRegVarUsage rvu = { 0U, nullptr, 0U, 0U };
1154                    size_t liveTimeNext = curBlockLiveEnd;
1155                    if (usageHandler.hasNext())
1156                    {
1157                        rvu = usageHandler.nextUsage();
1158                        if (rvu.offset >= cblock.end)
1159                            break;
1160                        if (!rvu.useRegMode)
1161                            instrRVUs[instrRVUsCount++] = rvu;
1162                        liveTimeNext = std::min(rvu.offset, cblock.end) -
1163                                cblock.start + curLiveTime;
1164                    }
1165                    size_t liveTime = oldOffset - cblock.start + curLiveTime;
1166                    if (!usageHandler.hasNext() || rvu.offset >= oldOffset)
1167                    {
1168                        // apply to liveness
1169                        for (AsmSingleVReg svreg: readSVRegs)
1170                        {
1171                            Liveness& lv = getLiveness(svreg, ssaIdIdxMap[svreg],
1172                                    cblock.ssaInfoMap.find(svreg)->second,
1173                                    livenesses, vregIndexMaps, regTypesNum, regRanges);
1174                            if (!lv.l.empty() && (--lv.l.end())->first < curLiveTime)
1175                                lv.newRegion(curLiveTime); // begin region from this block
1176                            lv.expand(liveTime);
1177                        }
1178                        for (AsmSingleVReg svreg: writtenSVRegs)
1179                        {
1180                            size_t& ssaIdIdx = ssaIdIdxMap[svreg];
1181                            ssaIdIdx++;
1182                            SSAInfo& sinfo = cblock.ssaInfoMap.find(svreg)->second;
1183                            Liveness& lv = getLiveness(svreg, ssaIdIdx, sinfo,
1184                                    livenesses, vregIndexMaps, regTypesNum, regRanges);
1185                            if (liveTimeNext != curBlockLiveEnd)
1186                                // because live after this instr
1187                                lv.newRegion(liveTimeNext);
1188                            sinfo.lastPos = liveTimeNext - curLiveTime + cblock.start;
1189                        }
1190                        // get linear deps and equal to
1191                        cxbyte lDeps[16];
1192                        cxbyte eDeps[16];
1193                        usageHandler.getUsageDependencies(instrRVUsCount, instrRVUs,
1194                                        lDeps, eDeps);
1195                       
1196                        addUsageDeps(lDeps, eDeps, instrRVUsCount, instrRVUs,
1197                                linearDepMaps, equalToDepMaps, vregIndexMaps, ssaIdIdxMap,
1198                                regTypesNum, regRanges);
1199                       
1200                        readSVRegs.clear();
1201                        writtenSVRegs.clear();
1202                        if (!usageHandler.hasNext())
1203                            break; // end
1204                        oldOffset = rvu.offset;
1205                        instrRVUsCount = 0;
1206                    }
1207                    if (rvu.offset >= cblock.end)
1208                        break;
1209                   
1210                    for (uint16_t rindex = rvu.rstart; rindex < rvu.rend; rindex++)
1211                    {
1212                        // per register/singlvreg
1213                        AsmSingleVReg svreg{ rvu.regVar, rindex };
1214                        if (rvu.rwFlags == ASMRVU_WRITE && rvu.regField == ASMFIELD_NONE)
1215                            writtenSVRegs.push_back(svreg);
1216                        else // read or treat as reading // expand previous region
1217                            readSVRegs.push_back(svreg);
1218                    }
1219                }
1220                curLiveTime += cblock.end-cblock.start;
1221            }
1222            else
1223            {
1224                // back, already visited
1225                flowStack.pop_back();
1226                continue;
1227            }
1228        }
1229        if (entry.nextIndex < cblock.nexts.size())
1230        {
1231            flowStack.push_back({ cblock.nexts[entry.nextIndex].block, 0 });
1232            entry.nextIndex++;
1233        }
1234        else if (entry.nextIndex==0 && cblock.nexts.empty() && !cblock.haveEnd)
1235        {
1236            flowStack.push_back({ entry.blockIndex+1, 0 });
1237            entry.nextIndex++;
1238        }
1239        else // back
1240        {
1241            // revert lastSSAIdMap
1242            blockInWay.erase(entry.blockIndex);
1243            flowStack.pop_back();
1244            if (!flowStack.empty())
1245            {
1246                for (const auto& sentry: cblock.ssaInfoMap)
1247                {
1248                    auto lvrit = lastVRegMap.find(sentry.first);
1249                    if (lvrit != lastVRegMap.end())
1250                    {
1251                        VRegLastPos& lastPos = lvrit->second;
1252                        lastPos.ssaId = sentry.second.ssaIdBefore;
1253                        lastPos.blockChain.pop_back();
1254                        if (lastPos.blockChain.empty()) // just remove from lastVRegs
1255                            lastVRegMap.erase(lvrit);
1256                    }
1257                }
1258            }
1259        }
1260    }
1261   
1262    /// construct liveBlockMaps
1263    std::set<LiveBlock> liveBlockMaps[MAX_REGTYPES_NUM];
1264    for (size_t regType = 0; regType < regTypesNum; regType++)
1265    {
1266        std::set<LiveBlock>& liveBlockMap = liveBlockMaps[regType];
1267        std::vector<Liveness>& liveness = livenesses[regType];
1268        for (size_t li = 0; li < liveness.size(); li++)
1269        {
1270            Liveness& lv = liveness[li];
1271            for (const std::pair<size_t, size_t>& blk: lv.l)
1272                if (blk.first != blk.second)
1273                    liveBlockMap.insert({ blk.first, blk.second, li });
1274            lv.clear();
1275        }
1276        liveness.clear();
1277    }
1278   
1279    // create interference graphs
1280    for (size_t regType = 0; regType < regTypesNum; regType++)
1281    {
1282        InterGraph& interGraph = interGraphs[regType];
1283        interGraph.resize(graphVregsCounts[regType]);
1284        std::set<LiveBlock>& liveBlockMap = liveBlockMaps[regType];
1285       
1286        auto lit = liveBlockMap.begin();
1287        size_t rangeStart = 0;
1288        if (lit != liveBlockMap.end())
1289            rangeStart = lit->start;
1290        while (lit != liveBlockMap.end())
1291        {
1292            const size_t blkStart = lit->start;
1293            const size_t blkEnd = lit->end;
1294            size_t rangeEnd = blkEnd;
1295            auto liStart = liveBlockMap.lower_bound({ rangeStart, 0, 0 });
1296            auto liEnd = liveBlockMap.lower_bound({ rangeEnd, 0, 0 });
1297            // collect from this range, variable indices
1298            std::set<size_t> varIndices;
1299            for (auto lit2 = liStart; lit2 != liEnd; ++lit2)
1300                varIndices.insert(lit2->vidx);
1301            // push to intergraph as full subgGraph
1302            for (auto vit = varIndices.begin(); vit != varIndices.end(); ++vit)
1303                for (auto vit2 = varIndices.begin(); vit2 != varIndices.end(); ++vit2)
1304                    if (vit != vit2)
1305                        interGraph[*vit].insert(*vit2);
1306            // go to next live blocks
1307            rangeStart = rangeEnd;
1308            for (; lit != liveBlockMap.end(); ++lit)
1309                if (lit->start != blkStart && lit->end != blkEnd)
1310                    break;
1311            if (lit == liveBlockMap.end())
1312                break; //
1313            rangeStart = std::max(rangeStart, lit->start);
1314        }
1315    }
1316   
1317    /*
1318     * resolve equalSets
1319     */
1320    for (cxuint regType = 0; regType < regTypesNum; regType++)
1321    {
1322        InterGraph& interGraph = interGraphs[regType];
1323        const size_t nodesNum = interGraph.size();
1324        const std::unordered_map<size_t, EqualToDep>& etoDepMap = equalToDepMaps[regType];
1325        std::vector<bool> visited(nodesNum, false);
1326        std::vector<std::vector<size_t> >& equalSetList = equalSetLists[regType];
1327       
1328        for (size_t v = 0; v < nodesNum;)
1329        {
1330            auto it = etoDepMap.find(v);
1331            if (it == etoDepMap.end())
1332            {
1333                // is not regvar in equalTo dependencies
1334                v++;
1335                continue;
1336            }
1337           
1338            std::stack<EqualStackEntry> etoStack;
1339            etoStack.push(EqualStackEntry{ it, 0 });
1340           
1341            std::unordered_map<size_t, size_t>& equalSetMap =  equalSetMaps[regType];
1342            const size_t equalSetIndex = equalSetList.size();
1343            equalSetList.push_back(std::vector<size_t>());
1344            std::vector<size_t>& equalSet = equalSetList.back();
1345           
1346            // traverse by this
1347            while (!etoStack.empty())
1348            {
1349                EqualStackEntry& entry = etoStack.top();
1350                size_t vidx = entry.etoDepIt->first; // node index, vreg index
1351                const EqualToDep& eToDep = entry.etoDepIt->second;
1352                if (entry.nextIdx == 0)
1353                {
1354                    if (!visited[vidx])
1355                    {
1356                        // push to this equalSet
1357                        equalSetMap.insert({ vidx, equalSetIndex });
1358                        equalSet.push_back(vidx);
1359                    }
1360                    else
1361                    {
1362                        // already visited
1363                        etoStack.pop();
1364                        continue;
1365                    }
1366                }
1367               
1368                if (entry.nextIdx < eToDep.nextVidxes.size())
1369                {
1370                    auto nextIt = etoDepMap.find(eToDep.nextVidxes[entry.nextIdx]);
1371                    etoStack.push(EqualStackEntry{ nextIt, 0 });
1372                    entry.nextIdx++;
1373                }
1374                else if (entry.nextIdx < eToDep.nextVidxes.size()+eToDep.prevVidxes.size())
1375                {
1376                    auto nextIt = etoDepMap.find(eToDep.prevVidxes[
1377                                entry.nextIdx - eToDep.nextVidxes.size()]);
1378                    etoStack.push(EqualStackEntry{ nextIt, 0 });
1379                    entry.nextIdx++;
1380                }
1381                else
1382                    etoStack.pop();
1383            }
1384           
1385            // to first already added node (var)
1386            while (v < nodesNum && !visited[v]) v++;
1387        }
1388    }
1389}
1390
1391typedef AsmRegAllocator::InterGraph InterGraph;
1392
1393struct CLRX_INTERNAL SDOLDOCompare
1394{
1395    const InterGraph& interGraph;
1396    const Array<size_t>& sdoCounts;
1397   
1398    SDOLDOCompare(const InterGraph& _interGraph, const Array<size_t>&_sdoCounts)
1399        : interGraph(_interGraph), sdoCounts(_sdoCounts)
1400    { }
1401   
1402    bool operator()(size_t a, size_t b) const
1403    {
1404        if (sdoCounts[a] > sdoCounts[b])
1405            return true;
1406        return interGraph[a].size() > interGraph[b].size();
1407    }
1408};
1409
1410/* algorithm to allocate regranges:
1411 * from smallest regranges to greatest regranges:
1412 *   choosing free register: from smallest free regranges
1413 *      to greatest regranges:
1414 *         in this same regrange:
1415 *               try to find free regs in regranges
1416 *               try to link free ends of two distinct regranges
1417 */
1418
1419void AsmRegAllocator::colorInterferenceGraph()
1420{
1421    const GPUArchitecture arch = getGPUArchitectureFromDeviceType(
1422                    assembler.deviceType);
1423   
1424    for (size_t regType = 0; regType < regTypesNum; regType++)
1425    {
1426        const size_t maxColorsNum = getGPUMaxRegistersNum(arch, regType);
1427        InterGraph& interGraph = interGraphs[regType];
1428        const VarIndexMap& vregIndexMap = vregIndexMaps[regType];
1429        Array<cxuint>& gcMap = graphColorMaps[regType];
1430        const std::vector<std::vector<size_t> >& equalSetList = equalSetLists[regType];
1431        const std::unordered_map<size_t, size_t>& equalSetMap =  equalSetMaps[regType];
1432       
1433        const size_t nodesNum = interGraph.size();
1434        gcMap.resize(nodesNum);
1435        std::fill(gcMap.begin(), gcMap.end(), cxuint(UINT_MAX));
1436        Array<size_t> sdoCounts(nodesNum);
1437        std::fill(sdoCounts.begin(), sdoCounts.end(), 0);
1438       
1439        SDOLDOCompare compare(interGraph, sdoCounts);
1440        std::set<size_t, SDOLDOCompare> nodeSet(compare);
1441        for (size_t i = 0; i < nodesNum; i++)
1442            nodeSet.insert(i);
1443       
1444        cxuint colorsNum = 0;
1445        // firstly, allocate real registers
1446        for (const auto& entry: vregIndexMap)
1447            if (entry.first.regVar == nullptr)
1448                gcMap[entry.second[0]] = colorsNum++;
1449       
1450        for (size_t colored = 0; colored < nodesNum; colored++)
1451        {
1452            size_t node = *nodeSet.begin();
1453            if (gcMap[node] != UINT_MAX)
1454                continue; // already colored
1455            size_t color = 0;
1456            std::vector<size_t> equalNodes;
1457            equalNodes.push_back(node); // only one node, if equalSet not found
1458            auto equalSetMapIt = equalSetMap.find(node);
1459            if (equalSetMapIt != equalSetMap.end())
1460                // found, get equal set from equalSetList
1461                equalNodes = equalSetList[equalSetMapIt->second];
1462           
1463            for (color = 0; color <= colorsNum; color++)
1464            {
1465                // find first usable color
1466                bool thisSame = false;
1467                for (size_t nb: interGraph[node])
1468                    if (gcMap[nb] == color)
1469                    {
1470                        thisSame = true;
1471                        break;
1472                    }
1473                if (!thisSame)
1474                    break;
1475            }
1476            if (color==colorsNum) // add new color if needed
1477            {
1478                if (colorsNum >= maxColorsNum)
1479                    throw AsmException("Too many register is needed");
1480                colorsNum++;
1481            }
1482           
1483            for (size_t nextNode: equalNodes)
1484                gcMap[nextNode] = color;
1485            // update SDO for node
1486            bool colorExists = false;
1487            for (size_t node: equalNodes)
1488            {
1489                for (size_t nb: interGraph[node])
1490                    if (gcMap[nb] == color)
1491                    {
1492                        colorExists = true;
1493                        break;
1494                    }
1495                if (!colorExists)
1496                    sdoCounts[node]++;
1497            }
1498            // update SDO for neighbors
1499            for (size_t node: equalNodes)
1500                for (size_t nb: interGraph[node])
1501                {
1502                    colorExists = false;
1503                    for (size_t nb2: interGraph[nb])
1504                        if (gcMap[nb2] == color)
1505                        {
1506                            colorExists = true;
1507                            break;
1508                        }
1509                    if (!colorExists)
1510                    {
1511                        if (gcMap[nb] == UINT_MAX)
1512                            nodeSet.erase(nb);  // before update we erase from nodeSet
1513                        sdoCounts[nb]++;
1514                        if (gcMap[nb] == UINT_MAX)
1515                            nodeSet.insert(nb); // after update, insert again
1516                    }
1517                }
1518           
1519            for (size_t nextNode: equalNodes)
1520                gcMap[nextNode] = color;
1521        }
1522    }
1523}
1524
1525void AsmRegAllocator::allocateRegisters(cxuint sectionId)
1526{
1527    // before any operation, clear all
1528    codeBlocks.clear();
1529    for (size_t i = 0; i < MAX_REGTYPES_NUM; i++)
1530    {
1531        vregIndexMaps[i].clear();
1532        interGraphs[i].clear();
1533        linearDepMaps[i].clear();
1534        equalToDepMaps[i].clear();
1535        graphColorMaps[i].clear();
1536        equalSetMaps[i].clear();
1537        equalSetLists[i].clear();
1538    }
1539    ssaReplacesMap.clear();
1540    cxuint maxRegs[MAX_REGTYPES_NUM];
1541    assembler.isaAssembler->getMaxRegistersNum(regTypesNum, maxRegs);
1542   
1543    // set up
1544    const AsmSection& section = assembler.sections[sectionId];
1545    createCodeStructure(section.codeFlow, section.content.size(), section.content.data());
1546    createSSAData(*section.usageHandler);
1547    applySSAReplaces();
1548    createInterferenceGraph(*section.usageHandler);
1549    colorInterferenceGraph();
1550}
Note: See TracBrowser for help on using the repository browser.